图书介绍

基于VHDL的CPLD/FPGA开发与应用PDF|Epub|txt|kindle电子书版本网盘下载

基于VHDL的CPLD/FPGA开发与应用
  • 张丕状,李兆光编著 著
  • 出版社: 北京:国防工业出版社
  • ISBN:9787118064025
  • 出版时间:2009
  • 标注页数:247页
  • 文件大小:30MB
  • 文件页数:257页
  • 主题词:可编程序逻辑器件-高等学校-教材;硬件描述语言,VHDL-程序设计-高等学校-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

基于VHDL的CPLD/FPGA开发与应用PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 概述1

1.1 EDA技术的发展概况1

1.2 EDA技术的基本内容2

1.3 可编程逻辑器件3

1.4 软件开发工具4

1.5 硬件描述语言概述5

1.6 基于EDA软件的CPLD/FPGA设计流程7

1.7 IP核8

第2章 可编程逻辑器件10

2.1 概述10

2.2 简单可编程器件10

2.2.1 PLD的基本结构10

2.2.2 PLD的表示方法11

2.2.3 PROM13

2.2.4 PLA14

2.2.5 PAL14

2.2.6 GAL15

2.3 CPLD19

2.3.1 CPLD的基本结构与工作原理19

2.3.2 常用的CPLD器件22

2.4 FPGA24

2.4.1 查找表24

2.4.2 FPGA的基本结构和工作原理25

2.4.3 常用的FPGA器件31

2.5 CPLD与FPGA的比较34

第3章 硬件描述语言VHDL的基本框架介绍36

3.1 概述36

3.1.1 硬件描述语言的简介36

3.1.2 VHDL与高级语言的联系与区别36

3.2 VHDL的基本结构39

3.2.1 实体说明41

3.2.2 结构体(构造体)43

3.2.3 库、程序包及配置45

3.3 VHDL语言要素48

3.3.1 数据对象48

3.3.2 数据类型52

3.3.3 基本运算符61

3.3.4 属性65

3.4 VHDL语言的结构体描述方式67

3.4.1 行为描述方式67

3.4.2 数据流描述方式70

3.4.3 结构化描述方式71

第4章 VHDL典型语句73

4.1 VHDL顺序语句73

4.1.1 赋值语句73

4.1.2 条件控制语句76

4.1.3 循环语句81

4.1.4 其他顺序语句85

4.2 VHDL并行语句87

4.2.1 进程语句87

4.2.2 并行信号赋值语句91

4.2.3 元件说明与元件例化语句94

4.2.4 生成语句96

4.2.5 块语句98

4.3 子程序101

4.3.1 函数101

4.3.2 过程106

4.4 程序包、配置110

4.4.1 程序包110

4.4.2 配置111

第5章 常用数字逻辑电路与VHDL描述方法117

5.1 组合逻辑电路的设计117

5.1.1 加法器117

5.1.2 编码器、译码器118

5.1.3 多路选择器、多路分配器121

5.1.4 三态门及数据缓冲器123

5.2 时序逻辑电路125

5.2.1 时钟信号与进程125

5.2.2 触发器的描述与置位、复位方式125

5.2.3 寄存器127

5.2.4 计数器130

5.3 有限状态机的设计133

5.3.1 状态转换图与有限状态机133

5.3.2 Moore型的有限状态机设计136

5.3.3 Mealy型的有限状态机设计138

5.4 存储器的设计140

5.4.1 只读存储器140

5.4.2 随机存储器141

5.4.3 FIFO(先进先出堆栈)141

5.5 仿真方法145

5.5.1 测试平台的概念145

5.5.2 测试平台的编写145

5.6 毛刺及其消除148

5.6.1 毛刺及其产生的原因148

5.6.2 毛刺的消除149

5.7 CAN总线控制器150

5.7.1 CAN总线协议151

5.7.2 CAN通信控制器的基本框架152

5.7.3 CAN通信控制器的具体实现154

第6章 可编程器件的开发环境158

6.1 Quartus Ⅱ使用入门158

6.1.1 Quartus Ⅱ软件的用户界面158

6.1.2 Quartus Ⅱ软件的开发流程159

6.2 Xilinx ISE使用入门171

6.2.1 Xilinx ISE软件的用户界面171

6.2.2 Xilinx ISE软件的开发流程172

第7章 SOPC设计入门178

7.1 SOPC的基本概念178

7.1.1 SOPC及其技术178

7.1.2 Nios Ⅱ软核SOPC系统及组件179

7.2 SOPC的硬件开发环境及硬件开发184

7.2.1 SOPC Builder简介184

7.2.2 SOPC的硬件开发185

7.3 SOPC的软件开发环境及软件开发192

7.3.1 Nios Ⅱ IDE软件开发环境192

7.3.2 Nios Ⅱ外设及其编程实例196

7.4 自定义外设的开发204

7.4.1 自定义外设的VHDL描述204

7.4.2 封装为SOPC Builder组件208

7.4.3 在Nios系统中添加组件210

7.4.4 自定义外设的应用211

第8章 数据采集中的控制器设计212

8.1 数据采集的基础知识212

8.1.1 采集速度与电路结构的关系212

8.1.2 A/D分辨率和数据输出格式213

8.1.3 信号采样周期214

8.1.4 信号处理方式214

8.1.5 多通道数据采集215

8.1.6 触发方式216

8.1.7 负延迟触发217

8.1.8 常见的数据采集系统的组织结构218

8.2 典型数据采集系统中的控制电路设计219

8.2.1 低速多路数据采集系统中控制电路设计219

8.2.2 带FIFO缓冲存储的多通道数据采集控制电路设计225

8.2.3 流式信号实时处理算法的寄存器组与A/D转换控制电路设计240

8.2.4 存储式数据采集系统中负延迟触发的控制电路设计244

参考文献247

热门推荐