图书介绍
数字电子与EDA技术PDF|Epub|txt|kindle电子书版本网盘下载
![数字电子与EDA技术](https://www.shukui.net/cover/7/30768210.jpg)
- 秦进平主编;刘海成,周正林,张凌志,马成副主编 著
- 出版社: 北京:科学出版社
- ISBN:9787030321725
- 出版时间:2011
- 标注页数:258页
- 文件大小:62MB
- 文件页数:270页
- 主题词:数字电路-电路设计:计算机辅助设计-高等学校-教材
PDF下载
下载说明
数字电子与EDA技术PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 数字电子系统基础1
1.1 数字信号与数字电路1
1.1.1 模拟信号与数字信号1
1.1.2 数字电路与模拟电路的区别和联系1
1.2 数字系统设计与EDA技术概述2
1.2.1 EDA技术的起源4
1.2.2 EDA技术的含义5
1.2.3 EDA技术的主要内容5
1.3 数制及转换9
1.3.1 十进制9
1.3.2 二进制10
1.3.3 十六进制10
1.3.4 不同进制之间的相互转换10
1.4 二进制数的算术运算13
1.4.1 无符号二进制数的算术运算13
1.4.2 带符号二进制数的减法运算13
1.5 逻辑代数15
1.5.1 逻辑代数的基本定律和基本规则15
1.5.2 逻辑代数的代数法化简19
1.6 逻辑函数的卡诺图化简20
1.6.1 逻辑函数的最小项表达式20
1.6.2 用卡诺图化简逻辑函数21
1.7 二进制编码23
1.7.1 二-十进制码23
1.7.2 格雷码24
1.7.3 ASCII码25
习题与思考题26
第2章 逻辑门电路28
2.1 基本逻辑门逻辑28
2.1.1 MOS门电路28
2.1.2 CMOS反相器28
2.2 与非门、或非门和异或门逻辑30
2.2.1 与非门电路30
2.2.2 或非门电路31
2.2.3 异或门电路31
2.3 三态门、OD门及应用32
2.3.1 三态门32
2.3.2 OD门33
2.4 集成电路逻辑门35
2.4.1 逻辑门的基本结构与工作原理35
2.4.2 数字逻辑电平37
2.4.3 典型逻辑门集成电路器件及性能参数38
2.5 逻辑电平接口转换及负载能力设计41
2.5.1 逻辑门之间相互驱动的条件41
2.5.2 TTL逻辑门与CMOS逻辑门接口43
2.6 逻辑门电路的抗干扰措施44
2.7 Quartus Ⅱ的原理图EDA设计环境及实例44
2.7.1 设计任务介绍及原理分析45
2.7.2 Quartus Ⅱ简介及用户界面46
2.7.3 原理图编辑输入47
2.7.4 编译52
2.7.5 时序功能仿真53
习题与思考题57
第3章 组合逻辑电路分析与设计59
3.1 组合逻辑电路的分析59
3.2 组合逻辑电路的设计60
3.2.1 单输出组合电路的设计60
3.2.2 多输出组合电路的设计62
3.3 组合逻辑电路中的竞争-冒险63
3.3.1 产生竞争-冒险的原因63
3.3.2 消去竞争-冒险的方法64
3.3.3 卡诺图在组合逻辑电路竞争-冒险中的应用64
3.4 编码器与译码器65
3.4.1 编码器65
3.4.2 译码器67
3.5 数据选择器72
3.5.1 数据选择器的工作原理72
3.5.2 常用集成电路数据选择器72
3.6 数值比较器75
3.6.1 数值比较器的工作原理75
3.6.2 集成数值比较器77
3.7 算术运算电路77
3.7.1 加法运算电路78
3.7.2 减法运算电路80
习题与思考题81
第4章 时序逻辑电路基础83
4.1 双稳态触发器83
4.2 RS触发器83
4.2.1 基本RS触发器83
4.2.2 同步RS触发器85
4.3 D锁存器与D触发器86
4.3.1 D锁存器及应用86
4.3.2 D触发器及应用88
4.4 JK触发器90
4.5 时序逻辑电路92
4.5.1 时序逻辑电路的结构92
4.5.2 同步时序逻辑电路和异步时序逻辑电路94
4.5.3 时序逻辑电路的设计97
4.6 寄存器和移位寄存器100
4.6.1 寄存器100
4.6.2 移位寄存器101
4.7 计数器103
习题与思考题106
第5章 可编程逻辑器件108
5.1 PLD概述108
5.1.1 PLD发展历程108
5.1.2 PLD分类109
5.2 低密度PLD结构及原理110
5.2.1 PLD的电路符号表示110
5.2.2 PROM111
5.2.3 PLA112
5.2.4 PAL113
5.2.5 GAL115
5.3 CPLD结构与工作原理117
5.4 FPGA结构与工作原理121
5.4.1 查找表逻辑结构121
5.4.2 Cyclone/Cyclone Ⅱ系列器件的结构与原理122
5.5 CPLD/FPGA产品及开发127
5.5.1 Altera公司的FPGA和CPLD128
5.5.2 编程与配置132
5.5.3 基于Altera公司产品的开发流程135
5.5.4 Quartus Ⅱ环境下的引脚配置及芯片烧写136
习题与思考题139
第6章 Verilog HDL数字系统设计基础140
6.1 基于HDL进行数字系统设计概述140
6.2 Verilog HDL的模块结构141
6.3 QuartusⅡ的Verilog HDL设计环境145
6.4 Verilog HDL的三种建模方式145
6.4.1 结构化描述方式146
6.4.2 数据流描述方式147
6.4.3 行为描述方式149
6.4.4 过程赋值语句153
6.5 典型组合逻辑电路的Verilog HDL描述举例154
6.5.1 数据选择器设计154
6.5.2 74138译码器设计155
6.5.3 数码管显示译码器设计156
6.5.4 利用任务和函数语句对组合逻辑电路进行结构化描述157
6.6 时序逻辑电路的Verilog HDL描述与设计160
6.6.1 D触发器的Verilog HDL描述160
6.6.2 D锁存器的Verilog HDL描述162
6.7 基于Verilog HDL的计数器设计164
6.7.1 基于Verilog HDL进行通用计数器设计164
6.7.2 基于计数器的PWM波形发生器设计166
6.8 基于Verilog HDL的移位寄存器设计167
6.8.1 8位双向移位寄存器的Verilog HDL描述167
6.8.2 使用移位操作符设计移位寄存器168
6.8.3 带两级锁存的串入并出移位寄存器74HC595的描述169
6.9 Verilog HDL的循环语句及应用170
6.9.1 for语句用法171
6.9.2 repeat语句用法171
6.9.3 while语句用法172
6.9.4 Verilog HDL循环语句应用要点173
6.10 双向端口与存储器设计173
6.10.1 8位双向总线驱动器设计174
6.10.2 存储器设计174
习题与思考题176
第7章 D/A转换器与A/D转换器及其应用177
7.1 D/A转换器与A/D转换器概述177
7.2 D/A转换器原理178
7.2.1 权电阻网络D/A转换器178
7.2.2 R-2R T型电阻网络D/A转换器179
7.2.3 电流输出型和电压输出型D/A转换器180
7.2.4 D/A转换器的主要技术指标及选型依据180
7.2.5 基于TL431的基准电压源设计182
7.3 DAC0832及其应用183
7.3.1 D/A转换器芯片——DAC20832183
7.3.2 DAC0832的应用186
7.4 A/D转换器原理186
7.4.1 计数型A/D转换器187
7.4.2 逐次比较型A/D转换器188
7.4.3 双积分型A/D转换器189
7.4.4 A/D转换器的主要性能指标190
7.5 逐次比较型A/D转换器——ADC0809191
7.5.1 ADC0809芯片简介191
7.5.2 ADC0809的接口时序及工作流程192
习题与思考题193
第8章 Verilog HDL有限状态机及应用194
8.1 FSM设计相关语句194
8.1.1 有限状态机194
8.1.2 Verilog HDL有限状态机常用语法元素196
8.1.3 Verilog HDL状态机的程序结构198
8.2 Moore型有限状态机208
8.3 Mealy型有限状态机建模211
8.4 状态编码212
8.5 状态机安全设计213
8.6 状态机图形化设计方法215
习题与思考题218
第9章 波形发生电路220
9.1 脉冲发生器与555集成电路220
9.1.1 脉冲发生器220
9.1.2 555定时器的电路结构与功能220
9.2 单稳态触发器222
9.2.1 用CMOS门电路组成的微分型单稳态触发器222
9.2.2 用555定时器组成的单稳态触发器224
9.2.3 单稳态触发器的定时应用225
9.3 施密特触发器225
9.3.1 用门电路组成的施密特触发器226
9.3.2 用555定时器组成的施密特触发器227
9.3.3 施密特触发器的应用228
9.4 多谐振荡器229
9.4.1 用门电路组成的多谐振荡器229
9.4.2 用施密特触发器构成波形产生电路231
9.4.3 石英晶体振荡器232
9.4.4 用555定时器组成的多谐振荡器233
9.5 DDS波形发生原理及正弦波信号发生器设计234
9.5.1 DDS工作原理234
9.5.2 定制所需的MegaFunction模块235
9.5.3 顶层设计246
9.5.4 Verilog HDL信号发生器设计247
习题与思考题248
附录A CMOS和TTL逻辑门电路的技术参数252
附录B 74系列门电路速查表253
附录C 可综合Verilog HDL语法速查表255
附录D 常用逻辑符号对照表257
参考文献258