图书介绍
数字逻辑PDF|Epub|txt|kindle电子书版本网盘下载
- 武庆生,邓建编著 著
- 出版社: 北京:机械工业出版社
- ISBN:711113849X
- 出版时间:2004
- 标注页数:216页
- 文件大小:9MB
- 文件页数:226页
- 主题词:数理逻辑-高等学校-教材
PDF下载
下载说明
数字逻辑PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 数制与码制1
1.1 数制1
1.1.1 进位计数制1
1.1.2 二进制2
1.1.3 任意进制转换为十进制3
1.1.4 十进制转换为任意进制3
1.2 带符号数的表示4
1.2.1 原码及其运算4
1.2.2 反码及其运算5
1.2.3 补码及其运算6
1.3 数的浮点表示7
1.4 数和字符的编码7
1.4.1 BCD编码8
1.4.2 格雷码9
1.4.3 字符编码9
1.4.4 奇偶校验码10
1.5 习题11
2.1.2 逻辑代数的基本运算12
2.1.1 逻辑代数的定义12
第2章 逻辑代数12
2.1 基本概念12
2.1.3 逻辑代数的复合运算13
2.2 重要规则13
2.3 逻辑函数的表达形式14
2.4 逻辑函数的基本形式和标准形式15
2.5 代数化简法18
2.6 卡诺图化简法20
2.6.1 卡诺图的结构20
2.6.2 卡诺图的填入20
2.6.3 卡诺图的性质22
2.6.4 卡诺图化简逻辑函数24
2.6.5 含有无关项的化简26
2.7 习题26
第3章 集成门电路28
3.1 正逻辑和负逻辑28
3.2.1 TTL与非门29
3.2 TTL门电路29
3.2.2 TTL与非门的外特性31
3.2.3 集电极开路输出门(OC门)和三态输出门(TS门)32
3.3 CMOS集成逻辑门电路34
3.3.1 CMOS反相器(非门)35
3.3.2 CMOS与非门35
3.3.3 CMOS或非门35
3.3.4 CMOS三态门35
3.3.5 CMOS漏极开路输出门(OD门)36
3.3.6 CMOS传输门37
3.4 习题37
第4章 组合逻辑电路41
4.1 组合逻辑电路的分析42
4.1.1 组合电路的分析步骤42
4.1.2 组合电路的分析举例42
4.2.1 设计步骤44
4.2.2 设计举例44
4.2 组合逻辑电路设计44
4.3 加法器48
4.3.1 半加器和全加器49
4.3.2 加法器模块50
4.3.3 加法器的应用51
4.4 数值比较器54
4.4.1 一位数值比较器54
4.4.2 四位数值比较器54
4.4.3 集成比较器的应用55
4.5 编码器和译码器57
4.5.1 编码器57
4.5.2 译码器60
4.6 数据选择器和数据分配器70
4.6.1 数据选择器70
4.6.2 数据分配器74
4.7 组合逻辑电路中的竞争与冒险75
4.7.1 竞争和冒险现象75
4.7.2 怎样判定电路中有无险象76
4.7.3 险象的消除和减弱77
4.8 习题78
第5章 触发器81
5.1 基本RS触发器81
5.1.1 用与非门构成的基本RS触发器81
5.1.2 用或非门构成的基本RS触发器83
5.2 钟控触发器85
5.2.1 钟控RS触发器85
5.2.2 钟控(电平型)D触发器86
5.3 主从触发器86
5.3.1 主从RS触发器86
5.3.2 主从JK触发器88
5.4 边沿触发器90
5.4.1 维持-阻塞D触发器90
5.4.2 边沿JK触发器91
5.5 集成触发器92
5.5.1 集成D触发器92
5.5.2 集成JK触发器93
5.6.1 T触发器94
5.6.2 T触发器(翻转触发器)94
5.7 各类触发器的相互转换94
5.7.1 JK触发器转换为D、T、T和RS触发器94
5.6 其他功能的触发器94
5.7.2 D触发器转换为JK、T、T和RS触发器96
5.8.1 触发器的静态参数97
5.8.2 触发器的动态参数97
5.8 集成触发器的参数97
5.9 习题98
第6章 同步时序逻辑电路102
6.1 时序逻辑电路的结构和类型102
6.1.1 时序逻辑电路的结构和特点102
6.1.2 时序逻辑电路分类103
6.2 同步时序逻辑电路的分析104
6.2.1 分析步骤104
6.2.2 分析举例104
6.3.1 设计步骤111
6.3 同步时序逻辑电路的设计111
6.3.2 建立原始状态图(或状态表)112
6.3.3 状态化简116
6.3.4 状态分配123
6.3.5 同步时序电路设计举例125
6.4 计数器及其应用134
6.4.1 计数器的特点和分类134
6.4.2 n位二进制计数器134
6.4.3 十进制计数器139
6.4.4 利用反馈归0法和反馈置数法构成任意进制计数器144
6.4.5 计数器容量的扩展145
6.5 寄存器147
6.5.1 锁存器147
6.5.2 基本寄存器147
6.5.3 移位寄存器148
6.5.4 移位寄存器型计数器149
6.6 习题153
7.1 脉冲异步时序逻辑电路157
第7章 异步时序逻辑电路157
7.1.1 脉冲异步时序逻辑电路的分析158
7.1.2 脉冲异步时序逻辑电路的设计161
7.2 电平异步时序逻辑电路165
7.2.1 电平异步时序逻辑电路的分析167
7.2.2 电平异步时序逻辑电路中的竞争与险象169
7.2.3 电平异步时序逻辑电路设计171
7.3 习题175
8.1 概述177
第8章 可编程逻辑电路177
8.2 只读存储器179
8.3 可编程逻辑阵列PLA182
8.4 可编程阵列逻辑PAL185
8.5 通用阵列逻辑GAL190
8.6 现场可编程门阵列FPGA204
8.7 复合可编程逻辑器件CPLD209
8.8 习题212
附录 逻辑符号对照表215
参考文献216