图书介绍
数字逻辑PDF|Epub|txt|kindle电子书版本网盘下载
- 武庆生,邓建编著 著
- 出版社: 北京:机械工业出版社
- ISBN:9787111223030
- 出版时间:2008
- 标注页数:260页
- 文件大小:11MB
- 文件页数:271页
- 主题词:数字逻辑-高等学校-教材
PDF下载
下载说明
数字逻辑PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 数制与码制1
1.1 数制1
1.1.1 进位计数制1
1.1.2 二进制2
1.1.3 任意进制数转换为十进制数3
1.1.4 十进制数转换为任意进制数3
1.2 带符号数的表示4
1.2.1 原码及其运算4
1.2.2 反码及其运算5
1.2.3 补码及其运算6
1.2.4 符号位扩展7
1.3 数的浮点表示7
1.4 数和字符的编码7
1.4.1 BCD编码8
1.4.2 格雷码9
1.4.3 字符编码9
1.4.4 奇偶校验码10
1.5 习题11
第2章 逻辑代数12
2.1 基本概念12
2.1.1 逻辑代数的定义12
2.1.2 逻辑代数的基本运算12
2.1.3 逻辑代数的复合运算13
2.2 重要规则13
2.3 逻辑函数的表达形式14
2.4 逻辑函数的基本形式和标准形式16
2.5 代数化简法18
2.6 卡诺图化简法20
2.6.1 卡诺图的结构20
2.6.2 卡诺图的填入21
2.6.3 卡诺图的性质22
2.6.4 用卡诺图化简逻辑函数24
2.6.5 含有无关项的化简26
2.7 习题26
第3章 集成门电路29
3.1 正逻辑和负逻辑29
3.2 TTL门电路30
3.2.1 TTL与非门30
3.2.2 TTL逻辑门的外特性32
3.2.3 集电极开路输出门(OC门)和三态输出门(TS门)33
3.3 CMOS集成逻辑门电路36
3.3.1 CMOS反相器(非门)36
3.3.2 CMOS与非门37
3.3.3 CMOS或非门37
3.3.4 CMOS三态门37
3.3.5 CMOS漏极开路输出门(0D门)38
3.3.6 CMOS传输门38
3.4 习题38
第4章 组合逻辑电路42
4.1 组合逻辑电路的分析42
4.1.1 组合电路的分析步骤43
4.1.2 组合电路的分析举例43
4.2 组合逻辑电路设计45
4.2.1 设计步骤45
4.2.2 设计举例46
4.3 加法器51
4.3.1 半加器和全加器51
4.3.2 加法器模块53
4.3.3 加法器的应用54
4.4 数值比较器56
4.4.1 一位数值比较器56
4.4.2 四位数值比较器57
4.4.3 集成比较器的应用58
4.5 编码器和译码器60
4.5.1 编码器60
4.5.2 译码器63
4.6 数据选择器和数据分配器72
4.6.1 数据选择器72
4.6.2 数据分配器77
4.7 组合逻辑电路中的竞争与冒险77
4.7.1 竞争和冒险现象78
4.7.2 怎样判定电路中有无险象78
4.7.3 险象的消除和减弱79
4.8 习题80
第5章 触发器84
5.1 基本RS触发器84
5.1.1 用与非门构成的基本RS触发器84
5.1.2 用或非门构成的基本RS触发器86
5.2 钟控触发器(锁存器)88
5.2.1 钟控RS触发器88
5.2.2 钟控(电平型)D触发器89
5.3 主从触发器90
5.3.1 主从RS触发器90
5.3.2 主从JK触发器91
5.4 边沿触发器93
5.4.1 边沿(维持-阻塞)D触发器93
5.4.2 边沿JK触发器94
5.5 集成触发器95
5.5.1 集成D触发器95
5.5.2 集成JK触发器96
5.6 其他功能的触发器96
5.6.1 T触发器96
5.6.2 T’触发器(翻转触发器)97
5.7 各类触发器的相互转换97
5.7.1 JK触发器转换为D、T、T’和RS触发器97
5.7.2 D触发器转换为JK、T、T’和RS触发器99
5.8 触发器的应用100
5.8.1 消颤开关100
5.8.2 分频和双相时钟的产生101
5.8.3 异步脉冲同步化102
5.9 集成触发器的参数102
5.9.1 触发器的静态参数102
5.9.2 触发器的动态参数102
5.10 习题103
第6章 同步时序逻辑电路107
6.1 时序逻辑电路的结构和类型107
6.1.1 时序逻辑电路的结构和特点107
6.1.2 时序逻辑电路分类108
6.2 同步时序逻辑电路的分析108
6.2.1 分析步骤109
6.2.2 分析举例109
6.3 同步时序逻辑电路的设计116
6.3.1 设计步骤116
6.3.2 建立原始状态图(或状态表)117
6.3.3 状态化简122
6.3.4 状态分配128
6.3.5 同步时序电路设计举例129
6.4 计数器及其应用137
6.4.1 计数器的特点和分类137
6.4.2 n位二进制计数器138
6.4.3 十进制计数器142
6.4.4 利用反馈归零法和反馈置数法构成任意进制计数器147
6.4.5 计数器容量的扩展148
6.5 寄存器149
6.5.1 锁存器150
6.5.2 基本寄存器150
6.5.3 移位寄存器151
6.5.4 移位寄存器型计数器153
6.6 习题155
第7章 异步时序逻辑电路160
7.1 脉冲异步时序逻辑电路160
7.1.1 脉冲异步时序逻辑电路的分析161
7.1.2 脉冲异步时序逻辑电路的设计163
7.2 电平异步时序电路168
7.2.1 电平异步电路的分析170
7.2.2 电平异步电路中的竞争与险象171
7.2.3 电平异步时序电路设计172
7.3 中规模异步计数器的原理与应用176
7.4 习题179
第8章 可编程逻辑电路183
8.1 概述183
8.2 只读存储器185
8.3 可编程逻辑阵列187
8.4 可编程阵列逻辑190
8.5 通用阵列逻辑194
8.6 现场可编程门阵列208
8.7 复杂可编程逻辑器件213
8.8 硬件描述语言216
8.8.1 ABEL硬件描述语言217
8.8.2 Verilog HDL硬件描述语言225
8.8.3 VHDL硬件描述语言234
8.9 习题242
第9章 脉冲波形的产生与整形244
9.1 概述244
9.2 555定时器245
9.2.1 555定时器内部结构245
9.2.2 555定时器基本功能246
9.3 用555构成自激多谐振荡器246
9.3.1 电路结构247
9.3.2 工作原理247
9.4 用逻辑门构成的自激多谐振荡器249
9.5 石英晶体振荡器250
9.6 单稳态触发器250
9.6.1 用555构成的单稳态触发器251
9.6.2 集成单稳态触发器252
9.6.3 单稳态触发器的应用254
9.7 施密特触发器255
9.7.1 用555构成施密特触发器256
9.7.2 施密特触发器的应用257
9.8 习题259