图书介绍

数字逻辑 第2版PDF|Epub|txt|kindle电子书版本网盘下载

数字逻辑 第2版
  • 朱勇主编;高晓清,曾西洋副主编 著
  • 出版社: 北京:中国铁道出版社
  • ISBN:9787113171520
  • 出版时间:2013
  • 标注页数:294页
  • 文件大小:59MB
  • 文件页数:307页
  • 主题词:数字逻辑-高等学校-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

数字逻辑 第2版PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 数制与编码1

1-1数字逻辑概述1

1-1-1数字系统1

1-1-2片上系统3

1-2数制及其转换5

1-2-1十进制5

1-2-2二进制6

1-2-3八进制6

1-2-4十六进制6

1-2-5数制转换7

1-3带符号二进制数的代码表示12

1-3-1机器码与真值12

1-3-2原码12

1-3-3反码13

1-3-4补码14

1-3-5数码运算15

1-4编码17

1-4-1 BCD码17

1-4-2格雷码18

1-4-3奇偶检验码20

1-4-4 CRC码20

1-4-5 ASCII码21

小结22

习题22

第2章 逻辑代数基础23

2-1逻辑代数的基本定理和规则23

2-1-1逻辑代数公理23

2-1-2逻辑代数定理23

2-1-3逻辑代数规则25

2-2逻辑函数的表示方法27

2-2-1逻辑表达式27

2-2-2真值表27

2-2-3逻辑图28

2-3逻辑函数表达形式与变换28

2-3-1积之和29

2-3-2和之积29

2-3-3最小项标准形式29

2-3-4最大项标准形式31

2-4逻辑函数的化简34

2-4-1与或式的化简34

2-4-2或与式的化简36

2-5卡诺图37

2-5-1卡诺图构成37

2-5-2典型卡诺圈39

2-5-3卡诺图化简42

2-5-4无关项的卡诺图表示45

2-6蕴涵法化简逻辑函数46

小结49

习题49

第3章 组合逻辑51

3-1门电路51

3-1-1二极管、三极管门电路51

3-1-2 TTL门电路54

3-1-3 CMOS门电路59

3-2组合逻辑分析61

3-2-1分析步骤61

3-2-2分析实例62

3-3组合逻辑设计64

3-3-1设计步骤64

3-3-2问题的描述64

3-3-3设计实例67

3-3-4不完全项设计70

3-4组合逻辑电路的险象72

3-4-1险象的产生73

3-4-2险象的判断73

3-4-3险象的解决74

3-5常用的中规模组合逻辑构件的使用75

3-5-1译码器76

3-5-2编码器83

3-5-3多路选择器85

3-5-4比较器90

3-5-5加法器91

3-5-6 ALU95

小结100

习题101

第4章 同步时序逻辑104

4-1时序逻辑结构模型104

4-1-1结构模型104

4-1-2时序电路的分类106

4-2触发器106

4-2-1 RS触发器106

4-2-2 D触发器109

4-2-3 JK触发器111

4-2-4 T触发器115

4-2-5不同类型时钟触发器间的转换115

4-2-6集成触发器的参数120

4-3同步时序逻辑分析121

4-3-1特性函数121

4-3-2激励表121

4-3-3状态图、状态表121

4-3-4波形图123

4-3-5分析实例123

4-4同步时序逻辑设计128

4-4-1原始状态图和状态表129

4-4-2状态表化简133

4-4-3状态分配139

4-4-4设计实例143

4-4-5不完全状态逻辑设计147

4-5常用的中规模同步时序逻辑构件的使用150

4-5-1寄存器150

4-5-2计数器153

小结162

习题162

第5章 异步时序逻辑166

5-1异步时序逻辑电路的特点166

5-1-1基本概念166

5-1-2分析和设计异步时序电路的几点规定166

5-2脉冲异步时序逻辑分析167

5-2-1分析步骤167

5-2-2分析实例168

5-3脉冲异步时序逻辑设计173

5-3-1设计步骤173

5-3-2设计实例174

5-4常用中规模异步计数器181

小结182

习题182

第6章 脉冲产生电路184

6-1多谐振荡器184

6-1-1 TTL环形振荡器184

6-1-2 MOS多谐振荡器186

6-2单稳态触发器187

6-3施密特触发器189

6-4 555定时器及其应用191

6-4-1 555定时器191

6-4-2单稳态触发器192

6-4-3多谐振荡器193

6-4-4施密特振荡器194

小结195

习题195

第7章数/模与模/数转换电路197

7-1数/模转换电路197

7-1-1权电阻网络DAC197

7-1-2倒T形电阻网络DAC198

7-1-3 DAC的主要技术指标199

7-1-4集成DAC举例200

7-1-5 DAC转换器应用举例202

7-2模/数转换电路204

7-2-1逐次比较型ADC207

7-2-2双积分型ADC210

7-2-3 ADC的主要技术指标212

7-2-4集成ADC举例212

7-2-5 ADC应用举例214

小结216

习题216

第8章 编程逻辑218

8-1阵列示意图218

8-1-1 ROM218

8-1-2阵列示意图概述219

8-2 CPLD221

8-2-1 PLA221

8-2-2 PAL222

8-2- 3 GAL223

8-2-4 CPLD简介224

8-2-5 CPLD编程原理226

8-3 FPGA227

8-3-1 FPGA编程原理227

8-3-2 Altera FPGA典型结构228

8-3-3 Xilinx FPGA典型结构232

8-4 VHDL235

8-4-1 VHDL概述235

8-4-2 VHDL基本结构236

8-4-3 VHDL数据类型与表达式237

8-4-4 VHDL基本语句242

8-4-5 Quartus Ⅱ开发环境248

8-4-6组合逻辑设计实例252

8-4-7时序逻辑设计实例256

小结262

习题263

第9章 数字系统综合设计264

9-1设计流程264

9-2七段LED显示265

9-2-1 LED显示原理265

9-2-2电路设计266

9-2-3 VHDL设计267

9-3交通灯控制269

9-3-1系统需求269

9-3-2状态分析270

9-3-3系统设计270

9-3-4模块VHDL描述270

9-3-5仿真与运行结果275

9-4 ADC 0804数据采集275

9-4-1 ADC 0804时序275

9-4-2原理图276

9-4-3 VHDL设计276

9-5单周期CPU描述278

9-5-1 MIPS处理器概述278

9-5-2指令描述279

9-5-3微结构280

9-6单周期CPU设计282

9-6-1指令执行步骤282

9-6-2取指令(IF)逻辑设计282

9-6-3指令译码(ID)逻辑设计283

9-6-4指令执行(EXE)逻辑设计287

9-6-5存储器访问(MEM)逻辑设计287

9-6-6结果写回(WB)逻辑设计287

9-6-7系统逻辑设计及仿真288

小结290

习题290

附录A逻辑符号对照表291

参考文献294

热门推荐